Các khách hàng đủ điều kiện tham gia chương trình EAP giờ đây có thể bắt đầu thiết kế bằng lập trình thiết kế Libero® SoC 12.3 FPGA của Microchip và môi trường phát triển tích hợp SoftConsole 6.2 dành cho các nhà phát triển giải pháp nhúng. Khách hàng cũng có thể sửa lỗi các ứng dụng nhúng thông qua sử dụng Renode, một model ảo của phân hệ vi xử lý.
“Bằng việc cung cấp sản phẩm SoC FPGA dựa trên nền tảng kiến trúc RISC-V đầu tiên trong ngành cùng với hệ sinh thái Mi-V của chúng tôi, Microchip và các đối tác Mi-V đang đổi mới sáng tạo trong lĩnh vực giải pháp nhúng, mang đến cho các nhà thiết kế năng lực để phát triển một phân hạng ứng dụng có hiệu suất sử dụng năng lượng hiệu quả hoàn toàn mới,” ông Bruce Weyer, Phó chủ tịch phụ trách kinh doanh giải pháp FPGA của Microchip phát biểu.